## CARTA DESCRIPTIVA (FORMATO MODELO EDUCATIVO UACJ VISIÓN 2020)

I. Identificadores de la asignatura Instituto Modalidad: Presencial Departamento: Ingeniería Eléctrica y Computación Créditos: 8 Materia: Diseño de Sistemas Digitales I Programa: Ingeniería en Sistemas Digitales y Com. Carácter: Optativa Clave: IEC230700 Tipo: Curso Nivel: Licenciatura

Teoría: 90%

II. Ubicación Clave:

Antecedentes:

Sistemas Digitales I IEC230496

Consecuente:

No aplica

### III. Antecedentes

Horas:

64 Totales

Conocimientos: Aritmética binaria, números de punto fijo y punto flotante, operaciones básicas con punto fijo y punto flotante, multiplicadores, divisores, sumadores, restadores de punto fijo, diseño de máquinas de estado, multiplexores, contadores síncronos y asíncronos.

Habilidades: Pensamiento crítico, facilidad para el razonamiento, capacidad de análisis de problemas, razonamiento lógico, razonamiento abstracto, capacidad analítica, capacidad de síntesis, capacidad de observación, capacidad de inferir, capacidad de inducir, capacidad de abstracción.

Actitudes y valores: Disposición al trabajo en equipo. Iniciativa de aprendizaje. Demostrar honestidad, responsabilidad, respeto, puntualidad. El estudiante tendrá disposición a creatividad lógica, tenacidad, dedicación y constancia.

Práctica: 10%

## IV. Propósitos Generales

Esta materia tiene como propósito que el estudiante adquiera los conocimientos necesarios para el diseño y análisis en lógica programable de dispositivos lógicos de mediana complejidad, utilizando algún lenguaje para diseño de hardware como VHDL, con el fin de utilizarlos en la resolución de problemas que involucran el diseño rápido de prototipos.

## V. Compromisos formativos

#### Intelectual:

El estudiante se autodirige en la búsqueda de información y aprendizaje de técnicas ó métodos que permitan la solución de problemas relativos a su profesión. Desarrolla o elige soluciones a problemas que involucran el diseño de dispositivos lógicos. Se comunica efectivamente tanto en forma oral como escrita en el ejercicio de su profesión, siendo capaz de adecuar el nivel y contenido técnico de la comunicación de acuerdo a las necesidades o intereses del destinatario.

#### Humano:

Aporta esfuerzo, compromiso, integridad y honestidad a cualquier negocio, industria u organización pública o privada en donde ejerza sus servicios profesionales. Participa como un miembro productivo cuando integre equipos de trabajo.

#### Social:

Respeta las leyes y normas establecidas por la sociedad y de manera particular aquellas relacionadas con el ejercicio de su profesión. Es cuidadoso de actuar bajo los principios éticos de su profesión. Se muestra interesado por contribuir, desde el ejercicio de su profesión, a la conservación del medio ambiente.

#### Profesional:

El estudiante incorpora a su formación los conocimientos del diseño de dispositivos lógicos en lógica programable.

# VI. Condiciones de operación

Espacio: aula tradicional

Laboratorio: cómputo Mobiliario: mesa redonda y sillas

Población: 25 - 30

Material de uso frecuente:

A) RotafolioB) Proyector

C) Cañon y computadora

portatil

No

Condiciones especiales: aplica

| Temas                            | Contenidos                                                                                                                                                                                                                                                                                                                                  | Actividades                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|----------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1. Introducción al curso.        | Encuadre del curso.<br>Importancia de la lógica programable.<br>Ejemplos donde se utiliza la lógica programable.                                                                                                                                                                                                                            | El instructor presenta el programa, las políticas del curso y la forma de evaluar. El instructor explica la importancia del curso y da ejemplos. El estudiante lee y responde a las preguntas del profesor, toma nota y subraya los apuntes.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
| Introducción al lenguaje VHDL    | <ul> <li>a. Atributos de los sistemas digitales.</li> <li>b. Modelos de ejecución para programas en VHDL.</li> <li>c. Estructura de un programa en VHDL, unidades de diseño y su sintaxis.</li> <li>d. Programa de prueba (test bench).</li> </ul>                                                                                          | El instructor explica los diferentes atributos de los sistemas digitales. El estudiante toma nota, lee y responde preguntas del profesor. El instructor explica el modelo para simulación y para síntesis en VHDL de un sistema digital y explica sus diferencias. El estudiante toma nota, lee y responde preguntas del profesor. El instructor explica la estructura de un programa en VHDL así como sus unidades de diseño y la sintaxis asociada en la declaración de cada unidad. El instructor explica las diferentes áreas de concurrencia y de secuencialidad dentro de un programa en VHDL. Por ejemplo, los procesos y las funciones son áreas secuenciales. El instructor explica el diseño de un programa de pruebas (test bench). El estudiante reflexiona, toma nota, lee y responde preguntas del instructor. El estudiante realiza ejercicios prácticos de declaración de unidades de diseño en VHDL.                                                                                                                                                                                                                      |
| 3. Sintaxis del lenguaje<br>VHDL | a. Tipos de datos. b. Operadores. c. Genéricos. d. Modos y sintaxis de los puertos. e. Tipos estándares y sus bibliotecas. f. Componentes. g. Instanciación de componentes. h. Procesos. i. Variables, constantes señales y sus diferencias. j. Enunciados secuenciales k. Enunciados concurrentes l. Reglas para la síntesis. m. Archivos. | El instructor explica algunos de los tipos de datos de VHDL así como los operadores y la forma de utilizar los genéricos en una entidad.  El instructor explica los modos de los puertos , los tipos de datos estándares y sus bibliotecas.  El estudiante toma nota, responde preguntas del instructor y realiza ejercicios con modos de puertos, tipos de datos y operadores.  El instructor explica los componentes y su instanciación así como las variables, las constantes y las señales haciendo énfasis en sus diferencias y en la forma de utilizarlas.  El instructor explica los enunciados que existen para áreas concurrentes y los de áreas secuenciales.  El estudiante realiza ejercicios prácticos que conjugan procesos, instanciación de componentes, declaración de señales, variables y constantes así ejercicios que involucran el uso de enunciados secuenciales y concurrentes en VHDL.  El instructor explica las reglas de la síntesis.  El instructor explica las instrucciones para acceso al disco para el uso de archivos en VHDL.  El estudiante reflexiona, toma nota y responde preguntas del instructor. |
| 4. Lógica combinacional          | a. FPGAs. b. La celda universal. c. Selector de 16 bits utilizando procesos d. Comparadores de igualdad de desigualdad e. Sumador de rizo f. Sumador con acarreo adelantado g. Barrel shifter                                                                                                                                               | El instructor repasa el FPGAs, analiza diagramas de FPGAs y expone la filosofía bajo la cual se desarrollan los FPGAs. El instructor repasa el concepto de lógica combinacional y secuencial, El estudiante reflexiona, toma nota y responde preguntas del instructor. El instructor repasa el concepto de los selectores. El estudiante realiza en VHDL un selector de 16 bits en 3 formas diferentes y observa los diagramas resultantes del place and route. El estudiante inspecciona y analiza el circuito sintetizado. El estudiante realiza un programa de prueba (test bech) para los selectores.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |

|                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | El estudiante inspecciona y analiza el circuito sintetizado. El instructor repasa el concepto de los comparadores de igualdad / desigualdad. El estudiante realiza en VHDL un comparador de igualdad y uno de desigualdad con sus respectivos programas de prueba. El estudiante inspecciona y analiza el circuito sintetizado. El instructor repasa los conceptos de los sumadores de rizo y de acarreo adelantado. El estudiante realiza en VHDL un sumador de rizo y uno de acarreo adelantado de al menos 4 bits y verifica la frecuencia máxima de operación en cada caso. El estudiante realiza un programa de prueba (test bech) para los comparadores de igualdad / desigualdad. El instructor repasa el concepto barrel shifter. El estudiante realiza un PVHDL un barrel shifter de 8 bits y observa los diagramas resultantes del place and route. El estudiante realiza un programa de prueba (test bech) para el barrel shifter.                                                                                                                                                                                                                                                                                                                                      |
|-----------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 5. Lógica secuencial                    | a. Flip – flops D, JK, T, RS b. Implementación de múltiples flip-flops. c. Latches d. Contadores e. Convertidores paralelo a serie y serie a paralelo. f. Buffers de tres estados g. Drivers h. Paquetes                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | El instructor repasa los conceptos de los flip-flops D, JK, T, RS.  El estudiante implementa en VHDL los flip-flopsy realiza el programa para probarlos (test bench). EL instructor repasa los conceptos de contadores síncronos y asíncronos y enfatiza sus diferencias. El estudiante realiza en VHDL un contador síncrono y uno asíncrono y realiza el programa para probarlos (test bench). El estudiante inspecciona y analiza el circuito sintetizado. EL instructor repasa los conceptos de los convertidores serie a paralelo y de paralelo a serie. El estudiante realiza en VHDL un convertidor serie a paralelo y otro de paralelo a serie, con sus respectivos programas de pruebas. El estudiante inspecciona y analiza el circuito sintetizado. EL instructor repasa el concepto de latches, buffers de tres estados y drivers. El estudiante realiza en VHDL latches, buffers de tres estados y drivers y realiza el programa de prueba (test bench) para comprobar la operación. El estudiante inspecciona y analiza el circuito sintetizado. El instructor explica cómo realizar paquetes de componentes en VHDL. El estudiante realiza paquetes en VHDL y los utiliza en sus programas. El estudiante reflexiona, toma nota y responde preguntas del instructor. |
| 6. Aritmética de punto fijo<br>en FPGAs | <ul> <li>a. Margen de ruido</li> <li>b. Conversión binario a decimal – decimal a binario.</li> <li>c. Aritmética binaria.</li> <li>d. Rango de un número binario.</li> <li>e. Aritmética de complemento a 2.</li> <li>f. Algebra booleana</li> <li>g. Sumador - restador</li> <li>h. Sumador serie</li> <li>i. Multiplicación binaria</li> <li>j. La celda multiplicadora unitaria</li> <li>k. Arreglo multiplicador de 4 bits con celdas multiplicadoras</li> <li>l. Time cut</li> <li>m. La división binaria</li> <li>n. La celda divisora unitaria</li> <li>o. Arreglo divisor de 4 bits con celdas divisoras</li> <li>p. La raíz cuadrada</li> <li>q. Arreglo raíz cuadrada de 4 bits</li> <li>r. Trayectoria crítica.</li> </ul> | El instructor repasa los conceptos de acerca de margen de ruido, conversión binario a decimal y decimal a binario.  El instructor repasa los conceptos de la aritmética binaria así como los rangos de los números binarios.  El instructor repasa los conceptos de la aritmética de complemento a 2 y el algebra booleana.  El estudiante reflexiona, toma nota y responde preguntas del instructor.  El instructor explica el sumador – restador.  El instructor explica la multiplicación binaria y la celda multiplicadora unitaria  El estudiante realiza en VHDL un multiplicador con celdas de multiplicación unitarias y realiza el programa de prueba (test bench) para comprobar la operación.  El instructor explica la división binaria y la celda divisora unitaria  El estudiante realiza en VHDL un divisor con celdas de división unitarias y realiza el programa de prueba (test bench) para comprobar la operación.  El instructor explica la raíz cuadrada binaria y la celda unitaria El estudiante realiza en VHDL un programa de la raíz cuadrada con celdas unitarias y realiza el programa de la raíz cuadrada con celdas unitarias y realiza el programa de prueba (test bench) para comprobar la operación.                                              |

| 7. Diseños de mediana complejidad. | a. Diseño e implementación de un filtro FIR utilizado ventanas. i Cálculo de los coeficientes del filtro. ii Caracterización de los coeficientes del filtro. iii Caracterización del ruido debido a la cuantificación de los coeficientes. iv Implementación en VHDL y lógica programable. b. Registros. i Marco general para el diseño de registros. ii Organización general de bloques de registros. iii Registros de interrupción. iv- Registros de control de DMA v Registros de lectura. | El instructor explica los filtros FIR ideales y las ventanas mas comunes y el efecto de la cuantificación de los coeficiente. El estudiante reflexiona, toma nota y responde preguntas del instructor.  El estudiante resuelve ejercicios. El estudiante realiza en VHDL un programa para implementar un filtro FIR con alguna de las ventanas estudiadas y realiza el programa de prueba (test bench) para comprobar la operación. El instructor muestra el marco general para el diseño de registros, explica la organización general de bloques de registros y su programación. Por último da ejemplos de registros de interrupción, de control de DMA, de configuración y de lectura. El estudiante reflexiona, toma nota y responde preguntas del instructor. El estudiante analiza programas de registros y los visualiza utilizando place and route. El estudiante analiza programas de prueba (test bench para registros). |
|------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|

# VIII. Metodología y estrategias didácticas

# Metodología Institucional:

- a) Elaboración de ensayos, monografías e investigaciones (según el nivel) consultando fuentes bibliográficas, hemerográficas y en Internet.
- b) Elaboración de reportes de lectura de artículos en lengua inglesa, actuales y relevantes.

### Estrategias del Modelo UACJ Visión 2020 recomendadas para el curso:

- a) aproximación empírica a la realidad
- b) <u>búsqueda, organización y recuperación de información</u>
- c) comunicación horizontal
- d) <u>descubrimiento</u>
- e) ejecución-ejercitación
- f) elección, decisión
- g) <u>evaluación</u>
- h) experimentación
- i) extrapolación y trasferencia
- j) internalización
- k) investigación
- I) meta cognitivas

- m) planeación, previsión y anticipación
- n) problematización
- o) proceso de pensamiento lógico y crítico
- p) procesos de pensamiento creativo divergente y lateral
- q) procesamiento, apropiación-construcción
- r) significación generalización
- s) trabajo colaborativo

# IX. Criterios de evaluación y acreditación

### a) Institucionales de acreditación:

Acreditación mínima de 80% de clases programadas

Entrega oportuna de trabajos

Pago de derechos

Calificación ordinaria mínima de 7.0

Permite examen único: no

### b) Evaluación del curso

Acreditación de los temas mediante los siguientes porcentajes:

Tema 1 = 5%, Tema 2 = 5%, Tema 3 = 10%, Tema 4 = 10%,

Tema 5 = 10%, Tema 6 = 10%, Tema 7 = 15%, Participación: 5%,

Tareas: 5%, Prácticas: 10%, Proyectos: 15%

Total: 100 %

### X. Bibliografía

Digital Systems Design with VHDL and Synthesis and Integrated Approach, K.C. Chang, IEEE Computer Society.

| Y  | Dor | fil c | locos | hla d | പ    | ocent | - |
|----|-----|-------|-------|-------|------|-------|---|
| Λ. | ren | III C | iesea | vie a | ei u | ocem  | æ |

Doctorado ó maestría en áreas de ciencias o ingeniería especialidad lógica programable.

# XI. Institucionalización

Responsable del Departamento: Jesús Armando Gándara Fernández

Coordinador/a del Programa: David García Chaparro.

Fecha de elaboración: 13 de mayo del 2013.

Elaboró: Humberto de Jesús Ochoa Domínguez.

Fecha de rediseño:

Rediseño: